Analytische Leistungsmodelle ermöglichen es HPC-Anwendungsentwicklern, Skalierbarkeitsprobleme frühzeitig zu erkennen und zu beseitigen. Leider ist diese Technik sehr zeitaufwendig, weshalb sie nur selten eingesetzt wird. Das Ziel des Projektes „Catwalk - A Quick Development Path for Performance Models“, Teil des DFG- Schwerpunktprogramms „Software for Exascale Computing“ (SPPEXA), ist es daher, die Erstellung analytischer Leistungsmodelle zu automatisieren, um diese mächtige Methode einem breiteren Publikum von Anwendungsentwicklern zugänglich zu machen. Projektpartner sind die German Research School for Simulation Sciences (Koordination), die ETH Zürich, das Forschungszentrum Jülich, die Goethe Universität Frankfurt und die TU Darmstadt. Als ein erstes Ergebnis wurde eine Methode entwickelt, mit deren Hilfe sich Skalierbarkeitsengpässe mit wenig Aufwand auch in komplexen Anwendungen erkennen lassen. Das auf automatisch generierten empirischen Leistungsmodellen basierende Verfahren wurde auf der Supercomputing Konferenz (SC‘2013) in Denver präsentiert. Weitere Informationen: http://www.vi-hps.org/projects/catwalk/